参考文献:《恒功率负载的DC/DC 变换器阶跃响应过程分析》有下面这两段话不是很理解。
图1 电压跌落的段落
图2 降到最低电压处
问题1:图1的电压跌落是怎么产生的?不知道作者在说的什么。
问题2:图2说是输出电压首先下降到CPL维持恒功率输入特性的最低电压处,
下面说的原因也不是很理解,关键是根据文献的图4看不出来电压下降到最低电压处。
问题3:就是文献中图3中时域和相平面如何对应,也就是怎么画的?(这个问题也可以忽略,因为好像比较难)
-
-
带恒功率负载的DC_DC变换器阶跃响应过程分析_王建华.pdf
2017-8-10 17:59 上传
点击文件名下载附件
下载积分: 财富 -2
773.58 KB, 下载次数: 58, 下载积分: 财富 -2
图片来源(参考文献)
-
-
Start-Up Process and Step Response of a DC–DC Converter Loaded by Constant Powe.pdf
2017-8-10 18:00 上传
点击文件名下载附件
下载积分: 财富 -2
942.29 KB, 下载次数: 48, 下载积分: 财富 -2
英文相对应的文章
急求大神来搭救,Help!Help!Help!
又来给大伙精神食粮 ?
是看论文没有看懂啊,绿点大神,又见面了。
感觉我只知道索取,却不知道赠与啊。又在群里骚扰大家了。
Q1 : 文内不是说得很清楚么?
Q2:红线是阻性负载跟着的黑线是恒功率负载,这下清楚了。 绿线便是最低电压处。
Q3:相平面图只是(i,v)点的连续曲线。
绿点大神,你说的这个我都知道。就是那个文中说的电流环带宽能否保证源变换器输出电感电流快速跟踪负载变换器输入电流,从而导致电压跌落大小不同(这句话不知道怎么理解)。还有就是恒功率负载的曲线应该会是一个曲线,怎么会有一段直线,表示为阻性负载呢?
那个相平面图的连接曲线是怎么和时域连接起来的?就是点与点怎么一一对应的?
问题2已经明白了,论文上面的图片确实已经清楚地表明了。
普通反激芯片选择目前有一款高压的输入电源最高400V,想找一款频率可以做到300k,带高压启动的反激芯片,大家有推荐的吗?
用ob2287
代某位陈工回
能做到300k频率吗?
UC3842呀,很常见
|