做了四层板子,电源分为12V,-12V,5V,3.3V,1.8V。地分为数字地,模拟地和电源地。现在接通12V,1.8V的电压就会变高2.8V,其他电源电压不变。1.8V是由3.3V转化的,我单独接数字地和模拟地,5V供电,1.8V电压不变,如果12V输入,电源地也接进来,就会变高,如果我电源和地短接一下,电压就会正常。有哪位大神能告诉我,其他电源电压都没变,就1.8V变高,但是我电源和地短接一下,就正常。有哪位大神遇见过,电源和地只有短接一下电路电压才正常的??为什么??那位大神遇见过??求解
是不是地线掉线了
我都检查了啊,几个地线都连在一起了啊
你看看,1.8变成2.8V时,1.8V的那个地与其他的地之间是否有电压差。
如果没有电压差,检查3.3转1.8的电路是否有受干扰,导致电压变化。
采用排除法,一个个问题排除。
没有电压差,您能给个QQ吗?大神?非常感谢!我想让您看一下我PCB电源和地隔离是否存在问题。谢谢这个附件AD能打开,2015-07-20single.zip
电感飞线试试,离PCB要20mm以上高度悬空,不确定是否是电感影响的。
我现在把电感全部弄掉,用导线连在一起,电感旁边的电容没弄掉的时候,电压偶尔会变高,但是我把电容弄掉之后纠正馋了,电感还是电线连接的。电感是22uh,电容是100uf/10V
把瓷片电容什么的换成电解电容测试。
我昨天上传了一张附件,不知道您下载看了没有,我想让您看一下是不是我4层板排版问题?还是电源和地隔离问题。子哟天板子发出吱吱的声音,是电感发出来了,我今天想把电感全部卸下来,看看是不是电感引起的电流变化。因为我现在不知道是哪个元器件把电流弄得忽高忽低。您能看一下那个板子,或者给个邮箱我给您传过去,可以吗???谢谢
我卸下来和没卸的时候,影响不是很大,现在我把电感焊上了,我12V输入压降芯片是LM2596S-5,但是1.8V是偶尔变高。
只能耗时间慢慢查,我看过PCB了,主要还是要找到是哪个地方引起干扰了。一个个情况测试吧。
电源和地的隔离有问题吗?我怀疑是板子本身的干扰,板子有问题吗?您看我那3个地铺的有问题吗?还有电源铺的,谢谢
按这个说法:电源和地只有短接一下电路电压才正常的.
把电源和地直接接个Y电容试试有什么情况。
要确认干扰的话,可以拿2个板子试试,一个板子出3.3,另外一个板子吧3.3出1.8接出去测试。
是直插电容?接多大?您有QQ吗?我想这样更方便我们交流。
电源和地短接,手得够快吧。问一下,能否电源和地之间接一个大电阻。会不会是层间寄生电容的影响?按照你说的短接放电的思路考虑的。请问你问题解决了吗?还有就是问你AD画PCB的长处在哪里,我觉得AD操作方便顺手
没解决,还在一步一步实验中
慢慢来
军长好,现在已经4天了ing
哈哈哈,不然呢
您能下载一下,我传的PCB文件吗?看一下,我PCB画的是不是有问题?就是电源地,数字地和模拟地之间的隔离,和电源之间的隔离。谢谢
感觉是你电源电感感量不够.
有什么好的解决方法么
军长,您有什么好的办法吗?求指示
如果我把电感去掉,短接在一起,但是电压还是会变化,我想明白是不是我这个PCB电源和地的隔离问题,到底画的PCB有没有问题。源文件在5楼。谢谢
是不是电源地和数字地和模拟地之间都是单点连接?还是数字地和电源地铺在一起之后和模拟地单点连接?电源层呢?谢谢
这几个地都是接入到最开始电源输入端的大电容的地上就好了,1.8V不对的话,直接用3.3V外挂一个1.8V的LDO,看电压是否正常。
搞不好是PCB的问题,地与地之间有阻值(确认PCB问题就是1.8V空载与满载后看看电压是否有差异。)
是那几个电感问题,刚才确认了,是电源层铺的有问题,不应该把3.3分开。
接个假负载。。。。还有各种地之间应该要有通路(10M+0.1uF的小电容串联)。。。试试看。。。
是3.3电源层分开铺的问题。现在看看怎么解决
3.3V转1.8V有分压取样电路吗?如果有,检查一下这个地方是不是走线跨在12 V回路中了
您认为是哪出的问题
是电感L7和电容C65问题,焊上L7整体电流增大50ma,C65增大10MA,L7是小板输出3.3供给大板的,可能是3。3V那层,铺的问题,有串扰,我就不经过板子,用导线连一起来工3.3V就没问题。现在看看怎么解决3.3V电源层和C65。C65也就是滤波胆电容。
您看还会有其他的可能么
我已经测试了,我现在另外再焊一块板子,试试看,还有就是您知道,这电路中的电容和电阻取值怎么算吗?还是就用经典电路就行,但是那只是参考。你有这方面的资料吗?能给一份吗?或者关于这方面的资料,谢谢
我没有这方面的资料呢
好的,谢谢,我再看看有没有其他资料
胆电容换个其他类型的电容试试是否有区别,一般有干扰的情况都要割线,飞线确认走线方式后,再按照走线方式更新PCB。
就是我现在都把电感旁边的100UF滤波电感,换成10UF的就行了,现在就是电路中的阻值和阻值不知道怎么算。那位大神有这方面的书记,或者资料。
电路中的阻值?
嗯嗯,有的时候不知道怎么算的,求大神指导。
同求
给出原理图,指出哪个电阻。大家的取值方式不一样的。只是大致相同。
您能给一种您的取值方式吗?或者是举个例子,谢谢
大部分的设计中,电阻取值都是参考之前的电路,或者供应商提供的电路来做设计。
具体用到不同的作用时,取值是不一样的,这个电阻取值的命题太大,大到都可以写入书里面的一个章节了。
简单的说:阻值的精度不影响电路性能,电阻的连线上受到干扰不影响电路的性能,电阻的耐压、功率不超过极限值,选择合适生产和符合设计要求的电阻。
明白了,谢谢,非常感谢。
那也是,RD就是要细调
再问一个问题,就是怎么消除电源芯片震荡的频率?这个频率正是我需要的范围之内,我需要的是在0KHZ--120KHZ,但是噪声是在64KHZ,怎么消除?
有没有试过什么办法
没啊,如果不行,那就得加滤波器了,但是这好像是电源芯片的共性。。
恩,看看大家有没有什么更好的办法
嗯嗯,现在就剩这一点了,就是电源芯片干扰,我看的文档电源芯片干扰在30KHZ-150khz,看是在我需要的频率范围,想想怎么解决啊
帮顶起来!!
在做系统级的设计时,开关电源部分或者DCDC部分是单独独立出来的。有大地敷铜屏蔽,只留输出线到控制部分。
LDO常用于系统上,没什么干扰。
要解除干扰需要更新PCB。
LDO并没有太大做用
您说我PCB电源隔离层还是地层有问题?您能看一下我上传的那个pcb吗?需要这么改?我现在就是独立的啊。是不是这几个地的干扰?
我现在是电源地和数字地,数字地和模拟地都是通过36UH的电感连在一起,没有把模拟地和电源地直接连在一起,这样杂波就可少,但是64KHZ的那个频率还是没有消除。
64k的频率干扰到的是A线,则A线末端采用RC滤掉或者LCR滤掉,保证性能变化在可接受范围内。
走线噪声收集的图片。
下边这个图就是和上图第二个一样,就是在末端接的LC滤波,但是好像是64KHZ没有滤掉。
能否确认64k的干扰是由于线上引起的还是地上引起的,还是电感对信号的干扰?
能否用2块板子,一块出电压给另一块,做排除法,找到干扰源,再想办法。
是地上引起的,就是板子电源地引起的,示波器连接的是电源地,频率在64KHZ左右
如果要是谐波,要怎么滤掉啊?
常规方法
是怎么办法?我现在怀疑是谐波,但是好像只有频谱仪才能测吧,谐波需要怎么消除啊?这个谐波好像是在20KHZ--30KHZ,只有通过滤波器消除吗?
先测一下看看
我想问一下,很多电源芯片产生的不是65KHZ频率吗? 但是要是两个芯片是不是有叠加到120KHZ?但是我的为什么是30KHZ呢???有没有电源芯片振荡频率不再40KHZ到150KHZ呢?
找到原因了,原来是LM2596S-5这个芯片产生的30KHZ谐波。换个芯片就ok了
我想问一下,很多电源芯片产生的不是65KHZ频率吗? 但是要是两个芯片是不是有叠加到120KHZ?但是我的为什么是30KHZ呢???有没有电源芯片振荡频率不再40KHZ到150KHZ呢?
找到原因了是LM2596S-5这个芯片产生的30KHZ,换个芯片就ok了。但是还有个一问,为什么电源芯片会自己携带65KHZ左右的频率?我能不能把它滤掉?要怎么滤掉?求大神支个招。
为什么要滤掉呢
是杂波啊,好像这是电源芯片的共性, 都会产生65KHZ的频率,有没有什么方法滤掉?
很麻烦
麻烦不是问题,问题是怎么解决,需要的是建议。
你测试的时候,把示波器的探头换成弹簧探头的针,波形的干扰就小些。
我想问一下,如果板子设计有问题,那么是不是相对的干扰就有?怎么把PCB设计的更合理?还有就是地和地之间的隔离,电源和电源之间的隔离,有没有相关的技术文档?或者更好的建议?是不是元器件的质量也影响干扰?是板子本身的干扰大,还是元器件质量的干扰大?我要怎么检测PCB板子自身的干扰程度?怎么检测画的PCB是否有问题啊?
我是来拉正帖子的
回74贴,这些问题只能靠时间积累和经验积累,没有捷径的。
好的,谢谢,我是新手,有很多方面只是接触的是毛皮,希望能在这个论坛了解更多的问题,然后解决。谢谢大神
uc3842 单端反激 求助小弟用saber做的uc3842的仿真,是新手,请高手帮忙看一下如何改正,做的是单端反激,光耦和tl431 。。。。谢谢
这是原理图single_amp.rar你好,我能把软件分享给我吗?谢谢TL431 1
|